SLP74AUP1G08是一個單2輸入與門。所有輸入的施密特觸發(fā)動作使電路能夠容忍較慢的輸入上升和下降時間。該器件在0.8 V至3.6 V的整個VCC范圍內(nèi)確保非常低的靜態(tài)和動態(tài)功耗。該器件完全適用于使用IOFF的部分?jǐn)嚯姂?yīng)用。IOFF電路禁止輸出,防止當(dāng)設(shè)備斷電時潛在的破壞性回流電流通過。
寬供電電壓范圍:0.8V至3.6V
低功耗CMOS設(shè)計
高抗干擾能力
輸入電壓可達(dá)3.6V
低噪聲過沖和下沖< VCC的10%
IOFF允許電路部分?jǐn)嚯娗闆r應(yīng)用
低靜態(tài)功耗:ICC = 0.9 μA(最大值)
ESD防護性能:
HBM:>8000V
CDM:>1000V
抗閂鎖能力:>100mA
工作溫度范圍-40°C~+85°C和-40°C~+125°C